Aller au contenu principal
ELSYS Design recrutement

Ingénieur en Implémentation Physique Backend sur Cible Asic - Soc H/F ELSYS Design

Vallauris - 06
CDI
Résumé de l'offre
  • 40 000 - 60 000 € / an
  • Banque • Assurance • Finance
  • Exp. 1 à 7 ans

Détail du poste

Implémentation Physique (Synthèse vers GDSII) :

Conduire l'ensemble du processus d'implémentation physique, assurant une transformation efficace du design et de la synthèse vers le format GDSII.

Synthèse DC/DCTopo :

Maîtriser les outils d'implémentation physique orientés ASIC tels que IC Compiler de Synopsys et Innovus de Cadence pour optimiser les performances du design tout en respectant les contraintes.

DFT (Design For Testability) :

Intégrer des techniques de DFT pour garantir la testabilité du produit final, en mettant en oeuvre des mécanismes de test efficaces.

Vérifications d'équivalence et Simulation Gate-Level :

Exécuter des vérifications d'équivalence à différentes étapes du flux de conception, tout en assurant des simulations gate-level pour valider le comportement du design.

Analyses Timings et Debug :

Mener des analyses minutieuses des timings pour optimiser les performances du circuit, tout en identifiant et résolvant rapidement les problèmes de conception.

Placement, optimisation, synthèse de l'arbre d'horloge et routage :

Superviser le placement stratégique des composants, l'optimisation globale du design, la synthèse de l'arbre d'horloge et le routage, garantissant ainsi une intégrité du signal optimale.

Vérifications d'approbation :

Initier des vérifications rigoureuses pour garantir que le design répond aux normes requises, assurant ainsi que la puce puisse être fabriquée avec succès.

Ecriture du GDSII :

Finaliser le processus en générant le fichier GDSII, prêt à être utilisé dans la phase de fabrication.
- Ingénieur(e) de formation avec une solide expérience en implémentation physique sur des cibles ASIC/SOC.
- Maîtrise des outils tels que IC Compiler de Synopsys et Innovus de Cadence.
- Compétence avancée dans le langage TCL ou Python.
- Connaissance approfondie des langages Verilog et/ou SystemVerilog.
- Expérience dans l'implémentation de blocs en technologie avancée (40, 28nm...) et de floorplanning d'ASIC complexes (15M d'instance et +...).
- Maîtrise de l'anglais (écrit et oral) pour une coopération efficace avec des ingénieurs anglophones.

L'adresse du poste

Localisez l'entreprise et calculez votre temps de trajet en un clic !

Calculer mon temps de trajet

Infos complémentaires

40 000 - 60 000 Eur (€)

Ingénieur en Implémentation Physique Backend sur Cible Asic - Soc H/F
  • Vallauris - 06
  • CDI
Publiée le 28/04/2025 - Réf : E-V-20250428-76401

Envoyez votre candidature

dès maintenant !

Créez votre compte et

envoyez votre candidature !

En cliquant sur "Continuer", vous acceptez les CGU et déclarez avoir pris connaissance de la politique de protection des données du site hellowork.com.
ELSYS Design a besoin d'une information complémentaire pour enregistrer votre candidature :
En cliquant sur "Postuler", vous acceptez les CGU et déclarez avoir pris connaissance de la politique de protection des données du site hellowork.com.
Voir plus d'offres
Les sites
L'emploi
  • Offres d'emploi par métier
  • Offres d'emploi par ville
  • Offres d'emploi par entreprise
  • Offres d'emploi par mots clés
L'entreprise
  • Qui sommes-nous ?
  • On recrute
  • Accès client
Les apps
Application Android (nouvelle fenêtre) Application ios (nouvelle fenêtre)
Informations légales CGU Politique de confidentialité Gérer les traceurs Aide et contact
Nous suivre sur :